UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 34852

LogiCORE Reed-Solomon Decoder v7.0 - 12.1 では Reed Solomon Decoder コア (v7.0) で Spartan-6 FPGA がサポートされない

説明

ISE ソフトウェア 12.1 では、Reed Solomon Decoder コア (v7.0) で Spartan-6 FPGA がサポートされません。

ソリューション

現在のところ、Reed Solomon Decoder は ISE ソフトウェア 12.1 では Spartan-6 FPGA をサポートしていません。これは、(ザイリンクス アンサー 34541) 「Spartan-6 FPGA ブロック RAM デザイン アドバイザリ - 9K ブロック RAM の Simple Dual Port (SDP) のデータ幅制限」に説明されているブロック RAM の問題が原因です。

ISE ソフトウェア 12.1 で Spartan-6 FPGA 用のコアを作成するには、(ザイリンクス アンサー 35676) 35717) を参照してください。

LogiCORE 3GPP LTE Turbo Decoder のリリース ノートと既知の問題のリストは、(ザイリンクス アンサー 30176) を参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
30176 LogiCORE Reed Solomon Decoder - リリース ノートおよび既知の問題 N/A N/A
AR# 34852
日付 12/15/2012
ステータス アクティブ
種類 一般
IP
  • Reed-Solomon Decoder
このページをブックマークに追加