UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 35247

MIG v3.4 Virtex-6 DDR2/DDR3 - 固定ピン配置ツールで VREF サイトを選択できない

説明

MIG v3.4 以降、MIG には内部 VREF をサポートするオプションが含まれます。

これは Virtex-6 FPGA の機能で、内部 VREF を使用し、VREF ピンを汎用 I/O に使用できるようにします。これでバンク内のピンを 2 本使用できるようになります。



MIG v3.4 では、固定ピン配置ツールもサポートされていて、ユーザーがインターフェイス ピンをユーザー指定のピン ロケーションに手動で割り当てることができます。

このツールで選択されたピンが MIG のピン ガイドラインに沿っているかどうかが検証されます。

これら 2 つの機能については、『Virtex-6 メモリ インターフェイス ソリューション ユーザー ガイド』 を参照してください。


内部 VREF オプションが [FPGA Options] でオンになっている場合は、固定ピン配置ツールでピンを選択するときにピンを VREF サイトに割り当てることができます。

しかし、MIG v3.4 では、VREF ピン サイトに任意のピンを選択することができません。

ソリューション

これは固定ピン配置ツールでのエラーで、MIG v3.5 (ISE 12.2 でリリース) で修正される予定です。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
34587 MIG v3.4 - ISE Design Suite 12.1 でのリリース ノートおよび既知の問題 N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
34587 MIG v3.4 - ISE Design Suite 12.1 でのリリース ノートおよび既知の問題 N/A N/A
AR# 35247
日付 08/20/2014
ステータス アクティブ
種類 既知の問題
デバイス 詳細 概略
IP
このページをブックマークに追加