AR# 35323

Spartan-6 FPGA Integrated Block Wrapper v1.3 for PCI Express - ISE Design Suite 12.1 でのリリース ノートおよび既知の問題

説明

このアンサーでは、ISE Design Suite 12.1 でリリースされた Spartan-6 FPGA Integrated Block Wrapper v1.3 for PCI Express のリリース ノートと既知の問題を示します。次の内容が記載されています。
  • 一般情報
  • 新機能
  • 修正点
  • 既知の問題

インストール手順、CORE Generator の一般的な問題、デザイン ツール要件は、『IP リリース ノート ガイド』を参照してください。
http://japan.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

ソリューション


新機能

- ISE 12.1 をサポート
- テストベンチの VHDL ソース
- ISIM をサポート
- パーツ/パッケージ サポートの追加

修正された問題


- Virtex6 MMCM VCO が 500 MHz から 1000 MHz へ変更 (ルート ブート モデル)
- 修正バージョン : 1.2 rev 1
- CR #543565
-(ザイリンクス アンサー 34341)

- VHDL サンプル デザインをインプリメンテーションするとタイミング エラーが発生する
- 修正バージョン : 1.2 rev 1
- CR #548007
-(ザイリンクス アンサー 34342)

- マルチ ベクタ MSI を使用するデザインでは MSI 割り込みを生成する前に割り当てられたベクタの数をチェックする必要がある

- 修正バージョン : なし
- v1.1 で問題であったものが v1.2 では問題でなくなったもの
- CR #522729
-(ザイリンクス アンサー 32866)



既知の問題

(ザイリンクス アンサー 35115) - Spartan-6 Integrated Block Wrapper v1.3 for PCI Express - メモリーの書き込みを送信すると、ペイロードが破損する
(ザイリンクス アンサー 40626) - Spartan-6 FPGA Integrated Block Wrapper v1.4 および v2.2 for PCI Express - Root Port Model を使用したシミュレーションで DRC エラーが発生する

改訂履歴
03/01/2011 - アンサー 40626 を追加
04/23/2010 - 初期リリース


アンサー レコード リファレンス

サブアンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
40626 Spartan-6 FPGA Integrated Block for PCI Express - 配布されている Root Port Model を使用するとシミュレーション中に DRC エラーが発生する N/A N/A
AR# 35323
日付 05/20/2012
ステータス アクティブ
種類 リリース ノート
デバイス
ツール
IP