AR# 35371

Aurora 64B/66B v4.1 - ISE Design Suite 12.1 でのリリース ノートおよび既知の問題

説明

このアンサーでは、ISE Design Suite 12.1 でリリースされた Aurora 64B/66B v4.1 コアのリリース ノートの内容を示します。次の情報が記載されています。

  • 新機能
  • 修正点
  • 既知の問題

インストール手順、CORE Generator の一般的な既知の問題、デザイン ツール要件は、『IP リリース ノート ガイド』を参照してください。
http://japan.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

ソリューション

新機能

  • ISE 12.1 ソフトウェアをサポート
  • Virtex-5 QPro/Virtex-6 QPro/HXT デバイス ファミリをサポート
  • v4.1 からコアのライセンスを削除 (v4.1 より以前のコアではライセンスが必要)
  • GUI の 2 つのページを変更

修正点

  • PAR のインプリメンテーション スクリプトから -t オプションを削除
  • Virtex-6 FPGA PLL レートをアップデート
  • MMCM の CLKFBOUT_MULT 設定から値 1 ~ 4 を削除

既知の問題

  • Virtex-6 FPGA のソリューションはハードウェア検証中
  • Virtex-6 HXT/GTH FPGA では Verilog のみをサポート
  • Virtex-6 HXT/GTH FPGA で最大 8 レーンをサポート
  • Virtex-6 HXT/GTH FPGA では連続する区画を選択する必要がある
  • Virtex-6 FPGA の区画は隣接している必要がある
  • Virtex-5 FPGA XQ5VFX200TFF1738 パッケージはサポートされていない
AR# 35371
日付 05/19/2012
ステータス アクティブ
種類 リリース ノート
デバイス 詳細 概略
ツール
IP