AR# 35743

12.1 PlanAhead - 不正な BIVB DRC エラーが発生する

説明


ISE 12.1 で MIG 3.4 を使用したメモリ デザインを生成した後、PlanAhead の DRC により MIG で生成された UCF のピン割り当てにある I/O 規格にエラーが検出されます。

エラー メッセージは次のとおりです。
BIVB Error Unsupported IOStandard in bank 1. For example, port mcb1_dram_ck (IOStd = DIFF_SSTL18_II) (IOStd = DIFF_SSTEL18_II) at site J17, M21.mcb1_dram_dqs
BIVB Error Unsupported IOStandard in bank 3. For example, port mcb3_dram_ck (IOStd = DIFF_SSTL18_II) (IOStd = DIFF_SSTEL18_II) at site F2, L3.mcb3_dram_dqs

カスタマ デザインでこの問題が発生する可能性もあります。

ソリューション

これは PlanAhead 12.1 での既知の問題で、12.2 で修正されています。この問題を避けるには最新版のソフトウェアにアップグレードしてください。
AR# 35743
日付 09/28/2010
ステータス アクティブ
種類 一般
デバイス
ツール