UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 36019

Virtex-6 FPGA Integrated Block for PCI Express - CORE Generator でサポートされていない XC6VLX550T-2 の x8 Gen 2 デザインを生成できてしまう

説明

ISE ソフトウェア 12.1 の v1.5 コアで XC6VLX550T-2 の x8 Gen 2 デザインを生成できてしまいますが、x8 Gen 2 は、このデバイスの -2 スピード グレードではサポートされていません。インプリメンテーションでは、タイミング エラーが発生すると予測されます。

ソリューション

このデバイスの -3 スピード グレードは現在のところまだ提供されていないので、この問題の回避策はありません。

改訂履歴
2010 年 6 月 3 日 - 初期リリース

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
35322 Virtex-6 FPGA Integrated Block Wrapper v1.5 for PCI Express - ISE Design Suite 12.1 でのリリース ノートおよび既知の問題 N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
35322 Virtex-6 FPGA Integrated Block Wrapper v1.5 for PCI Express - ISE Design Suite 12.1 でのリリース ノートおよび既知の問題 N/A N/A
AR# 36019
日付 05/20/2012
ステータス アクティブ
種類 既知の問題
デバイス
ツール
IP
このページをブックマークに追加