UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 37249

ザイリンクス コンフィギュレーション ソリューション センター - コンフィギュレーション資料 - 既存アーキテクチャ

説明

ザイリンクス コンフィギュレーション ソリューションを使用する際は、次の資料を参照してください。

注記: このアンサーは、ザイリンクスコンフィギュレーション ソリューション センター (Xilinx Answer 34904) の一部です。

ザイリンクス コンフィギュレーション ソリューション センターには、コンフィギュレーションに関するすべての質問と回答が記述されています。

ソリューション

Virtex-6

(UG360)Virtex-6 FPGA コンフィギュレーション ユーザー ガイド
(UG365)Virtex-6 パッケージおよびピン配置仕様
(UG623)Virtex-6 ライブラリ ガイド (HDL 用)
(DS152)Virtex-6 FPGA データシート: DC 特性およびスイッチ特性
(DS153)Virtex-6 CXT ファミリ データシート
(XAPP1084)Virtex-6 および 7 シリーズ FPGA での不正操作防止デザインの開発
(XAPP1073)アビオニクス アプリケーションにおける NSEU軽減
(XAPP883)パーシャル リコンフィギュレーションを使用した PCI Express テクノロジの高速コンフィギュレーション
(XAPP733)MultiBoot および LogiCORE IP Soft Error Mitigation Controller の活用
(XAPP538)優先順位の定められたエッセンシャル ビットを使用したソフト エラーの軽減
(XAPP517)SEM コントローラーとの ICAP の共有
(XAPP497)USR_ACCESS を使用するビットストリーム認識
(WP402)FPGA、ASIC、プロセッサにおけるシングル イベント効果についての注意事項
(WP374)ISE Design Suite を使用したザイリンクス FPGA のパーシャル リコンフィギュレーション
(WP365)デザインの安全性の確保
ML605 MultiBoot Design Presentation and Design

Spartan-6

(UG380)Spartan-6 FPGA コンフィギュレーション ユーザー ガイド
(UG385)Spartan-6 パッケージおよびピン配置の仕様
(UG615)Spartan-6 ライブラリ ガイド (HDL 用)
(DS162)Spartan-6 FPGA データシート: DC 特性および AC スイッチ特性
(XAPP733)MultiBoot および LogiCORE IP Soft Error Mitigation Controller の活用 (英語版)
(XAPP517)SEM コントローラーとの ICAP の共有
(XAPP1146)Linux を使用したエンベデッド プラットフォーム ソフトウェアおよびハードウェア インフィールド アップグレード
(WP402)FPGA、ASIC、プロセッサにおけるシングル イベント効果についての注意事項
(WP365)デザインの安全性の確保
SP601 マルチブート デザインのプレゼンテーションおよびデザイン

Virtex-5

(UG191)Virtex-5 FPGA コンフィギュレーション ガイド (日本語版)
(UG195)Virtex-5 パッケージおよびピン配置 (日本語版)
(UG520)Virtex-5Q パッケージおよびピン配置
(UG621)Virtex-5 ライブラリ ガイド (HDL 用)
(DS202)Virtex-5 FPGA データシート : DC 特性およびスイッチ特性
(DS714)Virtex-5Q FPGA データシート : DC 特性およびスイッチ特性
(DS692)耐放射線、航空宇宙グレード Virtex-5QV FPGA データシート: DC 特性およびスイッチ特性
(XAPP1100)Virtex-5 FPGA および Platform Flash XL を使用したマルチブート
(XAPP1020)Virtex-5 FPGA を使用した SPI フラッシュ メモリへのコンフィギュレーション後のアクセス
(XAPP973)Virtex-5 FPGA を使用した BPI PROM の間接プログラム
(XAPP951)SPI シリアル フラッシュを使用したザイリンクス FPGA のコンフィギュレーション
(XAPP645)シングル エラー訂正およびダブル エラー訂正
(XAPP502)スレーブ シリアル/SelectMAP モードでマイクロプロセッサを使用した シリーズ FPGA のコンフィギュレーション
(XAPP497)USR_ACCESS を使用したビットストリーム特定
(XAPP290)違いをベースにしたパーシャル リコンフィギュレーション
(XAPP137)CPLD を使用したパラレル EPROM からの Virtex FPGA のコンフィギュレーション
(XAPP058)エンベデッド マイクロコントローラーを使用したザイリンクス インシステム プログラミング
高信頼性および航空宇宙の開発者サイト


Spartan-3A/AN コンフィギュレーション ソリューション

(UG332)Spartan-3 ジェネレーション ユーザー ガイド
(UG333)Spartan-3AN FPGA インシステム フラッシュ ユーザー ガイド
(XAPP1034)リファレンス システム: XPS SPI を使用した Spartan-3AN インシステム フラッシュのアクセス
(XAPP974)Spartan-3A FPGA を使用した SPI シリアル フラッシュ PROM の間接プログラム


一般的なコンフィギュレーション ソリューション

(UG344)USB ケーブル インストール ガイド
(DS300)プラットフォーム ケーブル USB
(DS593)プラットフォーム ケーブル USB-II
(DS617)Platform Flash XL 高集積度コンフィギュレーションおよびストレージ デバイス
(UG438)Platform Flash XL コンフィギュレーションおよびストレージ デバイス ユーザー ガイド
(DS123)Platform Flash インシステム プログラミング コンフィギュレーション PROM
(UG161)Platform Flash PROM ユーザー ガイド
(XAPP058)エンベデッド マイクロコントローラーを使用したザイリンクス インシステム プログラミング (ISE ツール)
(XAPP503)ザイリンクス デバイスの SVF および XSVF ファイル フォーマット

注記: このアンサーから資料を参照する場合、必ず最新版のバージョンを参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
34904 ザイリンクス コンフィギュレーション ソリューション センター N/A N/A

関連アンサー レコード

AR# 37249
日付 07/31/2017
ステータス アクティブ
種類 ソリューション センター
デバイス
  • Spartan-6 LX
  • Spartan-6 LXT
  • Spartan-6Q
  • More
  • Virtex-6 CXT
  • Virtex-6 HXT
  • Virtex-6 LX
  • Virtex-6 LXT
  • Virtex-6 SXT
  • Virtex-6Q
  • Platform Flash
  • Platform Flash XA
  • Virtex-5 FXT
  • Virtex-5 LX
  • Virtex-5 LXT
  • Virtex-5 SXT
  • Virtex-5 TXT
  • Virtex-5Q
  • Virtex-5QV
  • Spartan-3
  • Spartan-3 XA
  • Spartan-3A
  • Spartan-3A DSP
  • Spartan-3AN
  • Less
このページをブックマークに追加