We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 37628

配線 - 「ERROR:Place:1023 - Unroutable Placement」というエラー メッセージが表示される


次のようなエラー メッセージが表示されます。

ERROR:Place:1023 - Unroutable Placement! A global clock component <my_bufg_1> configured as a selectable mux is placed in site BUFGMUX_X3Y5.
This configuration requires that the global clock site BUFGMUX_X3Y6 either be empty or contain a global buffer or mux with the inputs IN0 and IN1 either not driven by a signal or driven by the same signals as the original muxes IN1 and IN0 pins respectively in order to route up both of the inputs.
In other words the input signal for IN0 on one buffer must be the same as the input signal driving IN1 on the other buffer (or one of them must not be driven) to place the two buffers in the paired sites.
The site BUFGMUX_X3Y6 has the global buffer <my_bufg_2> placed there. This design is unroutable.


I0/I1 入力ピンを使用するため、ペアになっている BUFGMUX ロケーションが配線リソースを共有しているのが問題です。

ペアになっているバッファーの 1 つの I0 は、もう一方のバッファーの I1 と配線リソースを共有しています (その逆も同じ)。

このため、BUFGCTRL の両方の入力が使用されている場合、このペアの BUFGCTRL に互換性のある接続がなければなりません。そうでない場合は配線できない状況になります。
詳細は、『Spartan-6 FPGA クロック リソース ユーザー ガイド』 (UG382) を参照してください。
AR# 37628
日付 11/23/2016
ステータス アクティブ
種類 一般
  • Spartan-6