UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 37955

Spartan-6 FPGA Integrated Block for PCI Express - v2.1 の VHDL ラッパーがない

説明

問題のあったバージョン : v2.1
修正されたバージョンやその他の既知の問題は、(ザイリンクス アンサー 45702) を参照してください。

AXI4-Streaming VHDL ラッパーおよびサンプル デザインが v2.1 リリースにはありません。

ソリューション


VHDL デザインは開発中で、リリース日はまだ未定です。

改訂履歴
2012/01/18 - アンサー 45072 に修正バージョン情報を追加
2010/10/05 - 初版

注記 : 「問題のあるバージョン」には問題が最初に発生したバージョンがリストされます。問題はそれより以前のバージョンでも発生していた可能性がありますが、古いバージョンではそれを検証するテストは実行されていませんでした。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
37939 Spartan-6 FPGA Integrated Block Wrapper for PCI Express (AXI) - v2.1 で修正された問題 N/A N/A

関連アンサー レコード

AR# 37955
日付 05/20/2012
ステータス アクティブ
種類 リリース ノート
デバイス
ツール
IP
このページをブックマークに追加