UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 37963

Virtex-6 FPGA Integrated Block for PCI Express - VHDL ラッパーが v2.1 リリースにない

説明

問題のあるバージョン : v2.1
修正されたバージョンおよびその他の既知の問題は、(ザイリンクス アンサー 45723) を参照してください。

AXI4-Streaming VHDL ラッパーおよびサンプル デザインは、v2.1 リリースにはありません。

ソリューション

v2.2 で使用可能です。

改訂履歴
2012/01/18 - アンサー 45723 に修正バージョン情報を追加
2010/10/05 - 初版

注記 : 「問題のあったバージョン」は、問題が最初に発生したバージョンがリストされます。問題はそれより以前のバージョンでも発生していた可能性がありますが、古いバージョンではそれを検証するテストは実行されていませんでした。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
45723 Virtex-6 FPGA Integrated Block for PCI Express - AXI インターフェイスの全バージョンのリリース ノートおよび既知の問題 N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
37937 Virtex-6 FPGA Integrated Block Wrapper for PCI Express - v2.1 で修正された問題 N/A N/A
AR# 37963
日付 05/20/2012
ステータス アクティブ
種類 既知の問題
デバイス 詳細 概略
ツール
IP
このページをブックマークに追加