UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 38129

MIG v3.6 Spartan-6 MCB、Virtex-6 DDR2/3 - AXI サポート

説明

ISE Design Suite 12.3 で使用可能な MIG v3.6 より、Spartan-6 MCB および Virtex-6 DDR2/DDR3 デザインに、AXI インターフェイスのサポートが含まれます。

標準インターフェイスまたは AXI インターフェイスを選択するオプションが追加されています。

このインターフェイス オプションは、MIG ツールのメモリ選択画面にあります ([Enable AXI Interface])。

[Enable AXI Interface] が選択されていない場合、標準インターフェイスの MIG コアが生成され、

選択されている場合は、AXI インターフェイスの MIG コアが生成されます。

ソリューション

AXI インターフェイスを使用して生成された MIG コアの詳細については、次を参照してください。

- Virtex-6 DDR2/DDR3 - UG406

- Spartan-6 MCB - UG388

注記 : AVI インターフェイスを使用して生成された MIG デザインには AXI MIG 以外のコアを含んで生成されたサンプル デザインは含まれません。

デバッグ用にハードウェアまたはシミュレーションで、サンプル デザインを使って MIG コアを実行したい場合、標準インターフェイスを選択して同じ MIG コアを生成してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
37173 MIG v3.6 - ISE Design Suite 12.3 でのリリース ノートおよび既知の問題 N/A N/A
AR# 38129
作成日 09/21/2010
最終更新日 09/04/2014
ステータス アクティブ
タイプ 一般
デバイス
  • Spartan-6 LX
  • Spartan-6 LXT
  • Virtex-6 CXT
  • More
  • Virtex-6 HXT
  • Virtex-6 LX
  • Virtex-6 LXT
  • Virtex-6 SXT
  • Less
IP
  • MIG