UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 38399

SPI-4.2 v10.2 - スタティック アライメントを使用している場合のソース コアでの Virtex-6 FPGA グローバル クロック サポートを削除

説明

Virtex-6 FPGA をターゲットにして受信側シンク コアでスタティック アライメントを使用する場合のソース コアのグローバル クロックのサポートは削除されました。

ソリューション

SPI-4.2 の GUI がアップデートされており、v10.2 rev1 からこのコンフィギュレーションはサポートされません。受信側シンク コアでスタティック アライメントを使用する場合は、グローバル クロックの代わりにリージョナル クロックを使用してください。

SPI-4.2 v10.2 rev1 パッチは、(ザイリンクス アンサー 38211) からダウンロードできます。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
38211 SPI-4.2 v10.2 - ISE Design Suite 12.3 でのリリース ノートおよび既知の問題 N/A N/A
AR# 38399
作成日 10/01/2010
最終更新日 05/23/2014
ステータス アーカイブ
タイプ 一般
デバイス
  • Virtex-6 CXT
  • Virtex-6 LX
  • Virtex-6 LXT
  • More
  • Virtex-6 HXT
  • Virtex-6 SXT
  • Less
ツール
  • ISE Design Suite - 12.3
IP
  • SPI-4 Phase 2 Interface Solutions