UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 38548

PCI Express のデザイン アシスタント - シミュレーション トラフィックに関する質問

説明


ここではさまざまなトラフィック問題に関連したシミュレーションのデバッグの手がかりとなる情報をリストしています。

メモ : このアンサーは、PCI Express のザイリンクス ソリューション センター (ザイリンクス アンサー 34536) の一部です。PCI Express のザイリンクス ソリューション センターには、PCIe に関するすべての質問が集められています。PCIe でデザインを新しく作成する場合、または問題のトラブルシュートをする場合は、このザイリンクス PCI Express ソリューション センタから情報を入手してください。

ソリューション


コンフィギュレーション トラフィックに関連したシミュレーションのデバッグについては、(ザイリンクス アンサー 36208) を参照してください。

トランザクション レイヤ トラフィックに関連したシミュレーションのデバッグについては、(ザイリンクス アンサー 36749) を参照してください。

リンク トレーニングに関連したシミュレーションのデバッグについては、(ザイリンクス アンサー 38430) を参照してください。

改訂履歴
10/11/2010 - 初期リリース

アンサー レコード リファレンス

関連アンサー レコード

AR# 38548
作成日 10/13/2010
最終更新日 12/15/2012
ステータス アクティブ
タイプ 一般
IP
  • Spartan-6 FPGA Integrated Endpoint Block for PCI Express ( PCIe )
  • Virtex-6 FPGA Integrated Block for PCI Express ( PCIe )