UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 38873

SPI-3 Link Layer v7.2 - Virtex-6 および Spartan-6 デバイスで TDAT の最初のアドレスに TSX がない

説明

SPI-3 Link Layer コアの v7.2 およびそれ以前のバージョンを使用して Spartan-6 および Virtex-6 デバイスをターゲットにしている場合、TDAT からの最初のアドレスで TSX が見られません。TDAT で出力された最初のアドレスには TSX が伴っているはずの Spartan-6 および Virtex-6 の論理シミュレーションで、このエラーは見られます。実際には TSX パルスがありません。最初の Tx パケットが SPI-3 で受信されたとき、これは、RDAT/TDAT の不一致としてシミュレーションで表示されます。ほかの不一致はありません。 

ソリューション

この問題はこのコアの v7.2 rev1 (ダウンロード可能なパッチ) で修正されています。 詳細は、(ザイリンクス アンサー 35141) を参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
35141 SPI-3 Link Layer v7.2 - ISE Design Suite 12.1 でのリリース ノートおよび既知の問題 N/A N/A
AR# 38873
作成日 11/03/2010
最終更新日 05/23/2014
ステータス アーカイブ
タイプ 一般
IP
  • SPI-4 Phase 2 Interface Solutions