AR# 39276

|

LogicCORE IP Peak Cancellation CFR (PC-CFR) v2.0 - ISE 12.2、12.3、12.4 を使用すると PC_CFR が正しく機能しない

説明

CORE Generator 12.3 を使用してコアを生成し、このコアのシミュレーション ファイルをシミュレーションで使用すると、出力が不正になります。出力信号はカットされず、入力を遅延したものになっているようです。ただし、12.1 の HDL シミュレーション ファイルを使用すると、コアは正しく機能します。

ソリューション


この問題は XST での unisims および simprims モデルの作成方法に起因します。つまり、これは ISE 12.2、12.3、または12.4、Verilog または VHDL、unisims または simprims モデルでの問題です。ネットリストにも間違った操作が見られます。出力が入力データを遅延したものになっています。

この問題を回避するには、v12.1 でコアを生成し、そのシミュレーション モデルとネットリストを使用してください。

LogiCORE IP Peak Cancelation Crest Factor Reduction のリリース ノートおよび既知の問題は、(ザイリンクス アンサー 33760) を参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
33760 LogiCORE IP Peak Cancellation CFR(PC-CFR) - リリース ノートおよび既知の問題 N/A N/A
AR# 39276
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス 詳細 概略
ツール 詳細 概略
People Also Viewed