Answer Number | アンサータイトル | 問題の発生したバージョン | 修正バージョン |
---|---|---|---|
38132 | Virtex-6 FPGA MMCM デザイン アドバイザリ - MMCM の BANDWIDTH 属性要件 | N/A | N/A |
35570 | Serial RapidIO v5.5 - Virtex-6 FPGA コアで Port_initialized がアサートされない | N/A | N/A |
32195 | Serial RapidIO v5.2、v5.3 - Virtex-4 FX 3.125G、4x コアでタイミングが満たされない場合がある | N/A | N/A |
29522 | LogiCORE RapidIO - Synplify フローで Serial RapidIO コアを使用する際の問題 | N/A | N/A |
24968 | LogiCORE RapidIO - Logical Layer Receive side cannot handle stalls on incoming Rx packets, data corruptions might be seen | N/A | N/A |
39795 | Serial RapidIO v5.5 - 破損したパケットがユーザー インターフェイスに到達 | N/A | N/A |
37912 | Serial RapidIO v5.5 - コアに「Packet Not Accepted」という制御シンボルが送信される | N/A | N/A |
34396 | MIG 7 シリーズおよび Virtex-6 DDR2/DDR3 - JEDEC 仕様 - セルフ リフレッシュ | N/A | N/A |