UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 40835

ザイリンクス タイミング ソリューション センターのデザイン アドバイザリ

説明

デザイン アドバイザリ アンサーは、現在進行中のデザインに影響を与える問題に対して作成され、ザイリンクス アラート通知システムに含められます。

注記 : このアンサーは、ザイリンクス タイミング解析ソリューション センター (ザイリンクス アンサー 40832) から抜粋したものです。 ザイリンクス タイミング解析ソリューション センターには、タイミング解析に関するすべての質問に対する回答が含まれます。新しいデザインのタイミング制約設定、タイミング違反のトラブルシュートを行う場合は、このタイミング解析ソリューション センターをご利用ください。

ソリューション


BRAM を使用する Virtex-6 FPGA デザインがある場合は、(ザイリンクス アンサー 42444) を参照してください。

OPAD (Tioop/Tiotp) に I/O 規格を使用する Virtex-6 FPGA デザインがある場合は、(ザイリンクス アンサー 47938) を参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
40832 ザイリンクス タイミング解析ソリューション センター N/A N/A

サブアンサー レコード

AR# 40835
日付 02/25/2013
ステータス アクティブ
種類 デザイン アドバイザリ
デバイス
  • Spartan-6
  • Virtex-4
  • Spartan-3AN
  • More
  • Spartan-3E
  • Virtex-7
  • Less
このページをブックマークに追加