UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 40837

タイミング デザイン アシスタント - タイミング クロージャおよび制約設定

説明

これはタイミング クロージャのためのタイミング制約設定方法についてのアンサーです。

ソリューション

Register-to Register (PERIOD) 関連

(ザイリンクス アンサー 18877)- 13.1 Timing Analyzer/制約 - 回路を分割するのに FF (ゲート クロック) を使用すると PERIOD の解析に問題が発生する
(ザイリンクス アンサー 16717) - 12.1 Timing Analyzer/制約- PERIOD 制約が解析されない
(ザイリンクス アンサー 15833) - 12.1 Timing Analyzer/制約 - 差動信号ペアの N 側に PERIOD 制約を設定する方法
(ザイリンクス アンサー 6905) - 12.1 制約 - DLL、PLL、DCM、または MMCM 使用して、PERIOD タイミング指定を適用する方法について
(ザイリンクス アンサー 2586) - 12.1 タイミング/制約、Virtex-4 以降および Spartan-3 以降 - PLL/DCM/MMCM タイミング制約処理方法
(ザイリンクス アンサー 14775) -12.1 タイミング - DCM の 2 つのクロックの関係がどのようにタイミング ツールで認識されるか

入力および出力 (OFFSET) 関連

(ザイリンクス アンサー 31708) - 13.1 Timing Analyzer - OFFSET 解析のみを実行すると、全体的なタイミング解析を実行したときとは異なる結果になる
(ザイリンクス アンサー 29189) - 13.1 Timing Analyzer - OFFSET ... HIGH | LOW が指定されている場合に DCM 位相シフトが無視される
(ザイリンクス アンサー 7862) - 12.1 タイミング制約 - 内部で分周/乗算されたクロックで clock-to-out/clock-to-pad 制約を指定する方法
(ザイリンクス アンサー 11589) - 12.1 NGDBuild/制約 - 「ERROR:NGD:635 - Specification "OFFSET=IN <time>ps before <signal_name>" on signal "<problem_signal> (for_INT)" is not valid...」というエラー メッセージが表示される
(ザイリンクス アンサー 4508) - 12.1 Timing Analyzer - .ispad または black_box_pad_pin を使用して IBUF/OBUF 挿入をオフにする方法 (trce -s min)

タイミング例外 (FROM:TO) 関連

(ザイリンクス アンサー 13920) 12.1 既知の問題 - Timing Analyzer - FROM-TO 制約に間違ったパス (TNM) が使用される
(ザイリンクス アンサー 34348) 12.x タイミング制約 - タイミング解析からクロック ドメインが切り替わるパスを除外する方法

TNM vs TNM_NET

(ザイリンクス アンサー 17063) - 12.1 既知の問題 - Timing Analyzer/制約 - NET キーワードを使用してメインの PERIOD 制約を指定すると、派生した PERIOD 制約が無視される

NET PERIOD vs TIMESPEC PERIOD

(ザイリンクス アンサー 33765) -11.1 Timing Analyzer - NET PERIOD クロック到着時間が変化する

BUFGMUX を通過するクロック

(Xilinx Answer 20957) - 11.1 Release Note - Timing - Timing Simulation reports setup errors, but Timing Analyzer reports that all is well
(ザイリンクス アンサー 31276) - 11.4 Timing Analyzer - 不正なクロック スキューがレポートされる
(ザイリンクス アンサー 32445) - 11.1 既知の問題 - タイミング - BUFGMUX の入力クロックのタイミング解析が不正
(ザイリンクス アンサー 15807) - 12.1 既知の問題 - Timing Analyzer - タイミング レポートで BUFGMUX のあるフリップフロップ間のグローバル クロックに大きなスキューが報告される

TPSYNC

(ザイリンクス アンサー 33904) - 11.3 TRCE/Timing Analyzer (パーシャル) - FROM:TO TPSYNC が予想どおりに動作しない

PRIORITY

(ザイリンクス アンサー 29242) - 12.1 リリース ノート、Timing Analyzer - PCF の制約の順序により、異なるタイミング解析結果が出る

ジッター/ばらつき

(ザイリンクス アンサー 24217) -13.1 タイミング - ジッター情報のアンサー一覧
(ザイリンクス アンサー 31087) - 12.1 Timing Analyzer - Timing Analyzer でクロックのばらつきが表示されない
(ザイリンクス アンサー 10167) - 12.1 タイミング - Timing Analyzer では、DCM/DLL/PLL/MMCM の出力ジッターが考慮されるか (クロックのばらつき)
(ザイリンクス アンサー 23710) - 12.1 TRCE/Timing Analyzer - Virtex-4 以降のデバイスで特性化されている DCM ジッタおよび位相エラーを使用したクロックばらつきの計算

RAM 関連

(ザイリンクス アンサー 32756) - 11.4 Timing Analyzer/Trce、Virtex-5 - ブロック RAM に対して余分なパスが解析される (ブロック RAM のアドレス ピンを介する遅延が追加される)
(ザイリンクス アンサー 32470) - 11.1 既知の問題 - Timing Analyzer - Virtex-5 のブロック RAM を介するパスが解析されない

IODELAY

(ザイリンクス アンサー 35479) - 12.1 TRCE/Timing Analyzer - IODELAYE1 DATAOUT が同期出力として処理される
(ザイリンクス アンサー 32707) - 12.1 Timing Analyzer - IODELAY 最小、最大遅延に関する情報

GTP、MCB、PCIe

(ザイリンクス アンサー 30449) - 12.1 Timing Analyzer - GTP - REFCLK の PERIOD 制約はどのように GTP_DUAL タイルに伝搬されるか

クロス クロック ドメイン解析

(ザイリンクス アンサー 13752) - ISE タイミングおよび解析 - クロック ドメインをまたぐパスに制約を設定する方法

構文関連

(ザイリンクス アンサー 3753) - 12.1 制約 - UCF から PCF への変換例 (PERIOD、FROM:TO、LOCs、RPMs)
(ザイリンクス アンサー 2449) - 12.1 制約/タイミング - 配置制約およびタイミング制約の基本的なユーザー制約ファイル (UCF) の構文例

AR# 40837
日付 12/03/2014
ステータス アクティブ
種類 一般
ツール
  • ISE
  • ISE Design Suite
このページをブックマークに追加