UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 41509

Virtex-6 Integrated Block for PCI Epxress - カスタマイズ GUI の [MSI-X Table Size] は 10 進数で入力する必要がある

説明

問題のあるバージョン : v2.2、v1.1
修正されたバージョンおよびその他の既知の問題は、(ザイリンクス アンサー 45723) を参照してください。

CORE Generator のカスタム GUI には、[MSIx Table Size] フィールドがありすが、10 進数、16 進数のどちらで値を入力すべきですか。

ソリューション




1 から 800 までの値を 10 進数で入力します。レジスターに実際に表示される値は、入力した値より 1 つ少ない値になるので注意してください。MSI-X 機能構造についての詳細は、PCI 仕様の第 6 章を参照してください。

改訂履歴
2012/01/18 - アンサー 45072 に修正バージョン情報を追加
2011/12/06 - アンサー 40469 に修正バージョン情報を追加
2011/03/29 - 初版

注記 : 「問題のあるバージョン」は、問題が最初に発生したバージョンがリストされます。問題はそれより以前のバージョンでも発生していた可能性がありますが、古いバージョンではそれを検証するテストは実行されていませんでした。
AR# 41509
日付 01/09/2012
ステータス アクティブ
種類 ??????
IP
  • Virtex-6 FPGA Integrated Block for PCI Express ( PCIe )
このページをブックマークに追加