UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 42024

MIG 7 シリーズ DDR3 - FPGA と DDR3 SDRAM 間の推奨トレース インピーダンス

説明

ザイリンクスは、MIG 7 シリーズ DDR3 デザインにおける FPGA と DDR3 SDRAM 間の推奨トレース インピーダンスを指定していますか。

注記 : このアンサーは、ザイリンクス MIG ソリューション センター (ザイリンクス アンサー 34243) の一部です。 

ザイリンクス MIG ソリューション センターには、MIG に関連するすべての質問についての回答が含まれます。 

MIG でデザインを新しく作成する場合、または問題をトラブルシュートする場合は、このザイリンクス MIG ソリューション センターから情報を入手してください。

ソリューション

ザイリンクスは、1333Mb/s を超えるデータ レートで動作する DDR3 SDRAM メモリ インターフェイスには 40Ω のトレースを推奨しています。

40Ω のトレースを使用する方が SDRAM でレシーバーにより多くのエネルギーを転送できるので、SSI およびシグナル インテグリティが向上します。

データ レートがそれよりも低速の場合、50Ω のトレースが使用できます。

『7 シリーズ FPGA メモリ インターフェイス ソリューション ユーザー ガイド』 (UG586) で、これらの推奨トレース インピーダンスについて説明されています。

詳細は、ユーザー ガイドを参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

関連アンサー レコード

AR# 42024
日付 06/23/2014
ステータス アクティブ
種類 ソリューション センター
デバイス
IP
このページをブックマークに追加