UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 42339

Spartan-6 FPGA Integrated Block for PCI Express - 非同期リンクに対する PMA_RX_CFG の設定

説明

問題のあったバージョン : 1.1; v2.1
修正されたバージョンやその他の既知の問題は、(ザイリンクス アンサー 45702) を参照してください。

非同期リンクに対して GTP の属性 PMA_RX_CFG の最適な設定を教えてください。

ソリューション


異なるオシレーターによって各リンク パートナーにクロックが供給される非同期リンクの場合、推奨される PMA_RX_CFG の値は 25'h05CE049 です。生成されたコアのソース ディレクトリにある gtpa1_dual_tile_wrapper.v[hd] ファイルで、この値を設定します。クロックおよび PCI Express に関する情報は、(ザイリンクス アンサー 18329) を参照してください。

改訂履歴
2012/01/18 - アンサー 45072 に修正バージョン情報を追加
2011/07/06 - 初版

注記 : 「問題のあったバージョン」は、問題が最初に発生したバージョンがリストされます。問題はそれより以前のバージョンでも発生していた可能性がありますが、古いバージョンではそれを検証するテストは実行されていませんでした。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
42569 Spartan-6 FPGA Integrated Block Wrapper for PCI Express (AXI) - v2.3 で修正された問題 N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
45702 Spartan-6 FPGA Integrated Block for PCI Express - AXI インターフェイスのすべてのバージョンのリリース ノートおよび既知の問題 N/A N/A
AR# 42339
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス
  • Spartan-6 LXT
IP
  • Spartan-6 FPGA Integrated Endpoint Block for PCI Express ( PCIe )
このページをブックマークに追加