AR# 42673

LogiCORE IP XAUI v10.1、7 シリーズ トランシーバー ラッパー - ISE 13.2/13.3 ソフトウェアでの GTX ポート名の変更

説明

XAUI v10.1 コアを使用している場合、7 シリーズ FPGA トランシーバーでのポート リストが ISE 13.2/13.3 で変更になっているので注意してください。13.2/13.3 でシミュレーションまたはインプリメンテーションを実行する場合は、これらのポート変更に合わせてインスタンシエーションをアップデートする必要があります。この変更の詳細は、(ザイリンクス アンサー 42615) を参照してください。

ソリューション


GTXE2_CHANNEL および GTXE2_COMMON のインスタシエーションのポートを変更するとこの問題を回避できます。

GTXE2_CHANNEL インスタンシエーションでの変更
the /example_design/gt_wrapper_gt.v/vhd ファイル :
変更前 :
'CPLL_RXOUT_DIV'
変更後 :
'RXOUT_DIV'
and...
変更前 :
'CPLL_TXOUT_DIV'
変更後 :
'TXOUT_DIV'

GTXE2_COMMON インスタンシエーションでの変更
/example_design/gt_wrapper.v/vhd ファイル :
変更前 :
BGBYPASS => tied_to_ground_i,
BGMONITOREN => tied_to_ground_i,
変更後 :
BGBYPASSB => tied_to_vcc_i,
BGMONITORENB => tied_to_vcc_i,
また、QPLLREFCLKSEL "000" ポートを "001" に変更してください。詳細は (ザイリンクス アンサー 42842) を参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
40631 LogiCORE IP XAUI v10.1 - ISE Design Suite 13.1/13.2/13.3 のリリース ノートおよび既知の問題 N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
42615 7 シリーズ FPGA トランシーバーのデザイン アドバイザリ - ISE 13.2 ソフトウェアでの GTX ポート名の変更 N/A N/A
AR# 42673
日付 12/15/2012
ステータス アクティブ
種類 一般
IP