AR# 42820

LogiCORE CPRI v4.1 - 「ERROR:Bitgen:342 - This design contains pins which are not constrained (LOC) to a specific location or have an undefined I/O Standard (IOSTANDARD)」というエラー メッセージが表示される

説明


ISE 13.2 ツールでサンプル デザインを実行すると BitGen で次のようなエラー メッセージが表示されます。

"ERROR:Bitgen:342 - This design contains pins which are not constrained (LOC) to a specific location or have an undefined I/O Standard (IOSTANDARD). This may cause I/O contention or incompatibility with the board power or connectivity affecting performance, signal integrity or in extreme cases cause damage to the device or the components to which it is connected. To prevent this error, it is highly suggested to specify all pin locations and I/O standards to avoid potential contention or conflicts and allow proper bitstream creation. To demote this error to a warning and allow bitstream creation with unspecified I/O location or standards, you can apply the following bitgen switch: -g UnconstrainedPins:Allow"

ソリューション


このエラーを回避するには、<core_name>/implement/implement.sh または
<core_name>/implement/implement.bat ファイルで bitgen コマンド ラインを次のように変更します。

bitgen -j -g UnconstrainedPins:Allow -w routed routed mapped.pcf

ビットストリームは生成されません。すべての I/O ピンを配置し、適切な I/O 規格を割り当てたら、-j および -g UnconstrainedPins:Allow オプションを削除して、BitGen でダウンロード用のビットストリームが生成されるようにします。

この問題の詳細は、(ザイリンクス アンサー 41615) を参照してください。LogiCORE CPRI のリリース ノートおよび既知の問題は、(ザイリンクス アンサー 36969) を参照してください。


アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
36969 LogiCORE IP CPRI - リリース ノートおよび既知の問題 N/A N/A

関連アンサー レコード

AR# 42820
日付 05/20/2012
ステータス アーカイブ
種類 既知の問題