UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 43099

MIG 7 Series v1.3 - ISE Design Suite 13.3 のリリース ノートおよび既知の問題

説明

MIG 7 Series のリリース ノートおよび既知の問題は 1 つのアンサー レコードにまとめられ、見やすくなりました。詳細は、(ザイリンクス アンサー 45195) を参照してください。

このアンサーでは、ISE Design Suite 13.3 でリリースされた Memory Interface Generator (MIG) 7 Series 1.3 のリリース ノートおよび既知の問題を示します。次の情報が記載されています。

  • 一般情報
  • ソフトウェア要件
  • 新機能
  • 修正された問題
  • 既知の問題

インストール手順、CORE Generator の一般的な既知の問題、およびデザイン ツール要件は、『IP リリース ノート ガイド』 (XTP025) を参照してください。

ソリューション

一般情報

7 シリーズ FPGA でサポートされているメモリ インターフェイスおよび機能のリストは、次の資料を参照してください

7 シリーズ FPGA メモリ インターフェイスでサポートされている周波数のリストは、7 シリーズ FPGA の資料ページにある『DC 特性およびスイッチ特性データシート』を参照してください。

MIG ツールには、特定メモリ インターフェイス コンフィギュレーションに適切な周波数範囲が含まれます。

ほかの FPGA の MIG コアの詳細は、『IP リリース ノード ガイド』 (XTP025) で、該当する MIG のリリース ノートおよび既知の問題のアンサーを参照してください。

MIG の一般的なデザインおよびトラブルシューティング情報は、次を参照してください。

ソフトウェア要件

  • ISE Design Suite 13.3
  • 32 ビット Windows XP
  • 32 ビット Linux Red Hat Enterprise 4.0
  • 64 ビット/32 ビット Linux Red Hat Enterprise 4.0
  • 64 ビット XP Professional
  • 32 ビット Vista Business
  • 64 ビット SUSE 10
  • 64 ビット/32 ビット Linux Red Hat Enterprise 5.0 をサポート
  • 64 ビット Windows Vista をサポート
  • 32 ビット SUSE 10 をサポート

新機能

  • ISE Design Suite 13.3 ソフトウェアをサポート
  • DDR3 SDRAM、QDRII+ SRAM、または RLDRAM II の組み合わせで 8 つのコントローラーをサポート
  • RLDRAM II デザインで [Fixed Pin Out Selection] をサポート
  • RLDRAM II デザインで [Verify Pin Changes and Update Design] をサポート
  • [Debug Signals Control] オプションをサポート
  • DDR3 SDRAM デザインの RESET_N、CKE、および ODT ピン割り当てに、HP バンクの VRN/VRP ピンまたは HR バンクの上下のほとんどのピンが標準 I/O として使用される

修正された問題

既知の問題

DDR3 SDRAM の既知の問題
  • (ザイリンクス アンサー 44540) MIG 7 Series v1.3 DDR3 - ハードウェアでデバッグ機能をオンにした状態だとサンプル デザインのトラフィックが生成されない
  • (ザイリンクス アンサー 44652) MIG 7 Series v1.3 DDR3 - サポートされている最大周波数で PHYCTLEMPTY パスにタイミング エラーが発生する
  • (ザイリンクス アンサー 44019) MIG 7 Series v1.2 DDR3 - SIM_BYPASS_INIT_CAL = "OFF" はハードウェアでのみサポートされ、ビヘイビアー シミュレーションではサポートされない
  • (ザイリンクス アンサー 43908) MIG 7 Series v1.2 DDR3 - UG586 に SIM_BYPASS_INIT_CAL オプションに関する記述がない
  • (ザイリンクス アンサー 42833) MIG 7 Series v1.2 DDR3 - メモリの初期化およびキャリブレーション プロセス中に RDIMM デザインでパリティ エラーが発生する
  • (ザイリンクス アンサー 42832) MIG 7 Series v1.2 ~ v1.4 DDR3 - FULL キャリブレーション モードを使用すると tREFI 要件に違反する
  • (ザイリンクス アンサー 44529) MIG 7 Series v1.3 DDR3 - 残っているアドレス/制御信号とは別のバイト グループに CKE および ODT が割り当てられると MAP パラメーターが間違っている (ERROR:Route:471)
  • (ザイリンクス アンサー 44759) MIG 7 Series v1.3 DDR3 - デバッグが有効になっているとハードウェアでトラフィックが生成されない
  • (ザイリンクス アンサー 44854) MIG 7 Series v1.3 DDR3 - コンフィギュレーションによってシミュレーションでキャリブレーションができないものがある
  • TRCE タイミングが高周波数のコンフィギュレーションすべてに対して確実ではない。この問題は ISE 13.4 でリリースされる MIG v1.4 で修正される予定です。

RLDRAM II の既知の問題

  • (ザイリンクス アンサー 44341) MIG 7 Series v1.3 RLDRAM II - MAP パラメーターおよび UCF 制約が間違って生成されインプリメンテーション エラーが発生する
改訂履歴
2011/11/7 - 既知の問題のアンサー 44854 を追加

アンサー レコード リファレンス

サブアンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
44854 MIG 7 シリーズ v1.3 DDR3 - コンフィギュレーションによってシミュレーションでキャリブレーションができないものがある N/A N/A
44540 MIG 7 シリーズ v1.3 DDR3 - ハードウェアでデバッグ機能をオンにした状態たどサンプル デザインのトラフィックが生成されない N/A N/A
44529 MIG 7 シリーズ v1.3 DDR3 - 残っているアドレス/制御信号とは別のバイト グループに CKE および ODT が割り当てられると MAP パラメーターが間違っている (ERROR:Route:471) N/A N/A
44356 MIG 7 Series v1.3 DDR3/QDRII+/RLDRAM II - システム周期の計算で切り捨てが発生する N/A N/A
44350 MIG 7 Series v1.3 - スピード グレード -2L がサポートされていない N/A N/A
44341 MIG 7 シリーズ v1.3 RLDRAM II - MAP パラメーターおよび UCF 制約が間違って生成されインプリメンテーション エラーが発生する N/A N/A
44018 MIG 7 シリーズ v1.3 DDR3/QDRII+/RLDRAM II - 13.3 で Synplify Pro がサポートされない N/A N/A
43908 MIG 7 Series v1.2 DDR3 - UG586 に SIM_BYPASS_INIT_CAL オプションに関する記述がない N/A N/A
43481 MIG 7 シリーズ v1.3 DDR3/QDRII+/RLDRAM II - 新しいバンク選択ルールで UCF 検証にエラーが発生 N/A N/A
43460 MIG 7 Series v1.3 DDR3/QDRII+/RLDRAM II - メモリ タイプを反映させるため PHY モジュール名を変更 N/A N/A
42832 MIG 7 Series v1.2 ~ v1.4 DDR3 - FULL キャリブレーション モードを使用すると tREFI 要件に違反する N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
44854 MIG 7 シリーズ v1.3 DDR3 - コンフィギュレーションによってシミュレーションでキャリブレーションができないものがある N/A N/A
44540 MIG 7 シリーズ v1.3 DDR3 - ハードウェアでデバッグ機能をオンにした状態たどサンプル デザインのトラフィックが生成されない N/A N/A
44527 MIG 7 Series v1.2 DDR3 - 1600Mbps のパフォーマンスを達成するためには 1.0V の最小 Vccint が要件 N/A N/A
44356 MIG 7 Series v1.3 DDR3/QDRII+/RLDRAM II - システム周期の計算で切り捨てが発生する N/A N/A
44348 MIG 7 シリーズ v1.3 DDR3/QDRII+/RLDRAM II - [Past Bank Selection] または [System Pins Selection] ページから先に進むことができない N/A N/A
44341 MIG 7 シリーズ v1.3 RLDRAM II - MAP パラメーターおよび UCF 制約が間違って生成されインプリメンテーション エラーが発生する N/A N/A
44019 MIG 7 Series v1.2 DDR3 - SIM_BYPASS_INIT_CAL = "OFF" はハードウェアでのみサポートされ、ビヘイビアー シミュレーションではサポートされない N/A N/A
44018 MIG 7 シリーズ v1.3 DDR3/QDRII+/RLDRAM II - 13.3 で Synplify Pro がサポートされない N/A N/A
43908 MIG 7 Series v1.2 DDR3 - UG586 に SIM_BYPASS_INIT_CAL オプションに関する記述がない N/A N/A
43460 MIG 7 Series v1.3 DDR3/QDRII+/RLDRAM II - メモリ タイプを反映させるため PHY モジュール名を変更 N/A N/A
42725 MIG 7 Series v1.2 - システム クロックを配置できる CC ペアがない N/A N/A
42726 MIG 7 シSeries リーズ v1.1-v1.2 QDRII+ - Cypress x36 コンポーネントの sim.do でモデル名が間違っている N/A N/A
42729 MIG 7 シリーズ v1.1-v1.2 QDRII+ - 作成した x36 メモリ パーツに対して不正なデータ幅が示される N/A N/A
42730 MIG 7 Series v1.1-v1.2 QDRII+ - VEO インスタンシエーション ファイルで CLK_STABLE パラメーターに %CLK_STABLE が渡される N/A N/A
42832 MIG 7 Series v1.2 ~ v1.4 DDR3 - FULL キャリブレーション モードを使用すると tREFI 要件に違反する N/A N/A
42599 PlanAhead - PlanAhead 内でデザインから ChipScope のブロックおよびネットを削除する方法 N/A N/A
44350 MIG 7 Series v1.3 - スピード グレード -2L がサポートされていない N/A N/A
42831 MIG 7 シリーズ DDR3/QDRII+/RLDRAM II - シングルエンド システム クロックを使用しているとコアを生成できない N/A N/A
AR# 43099
日付 08/11/2014
ステータス アクティブ
種類 リリース ノート
デバイス 詳細 概略
IP
このページをブックマークに追加