AR# 44549

7 シリーズ FPGA GTX/GTH/GTP トランシーバー - 基準クロックの位相ノイズ マスク

説明


7 シリーズ FPGA のトランシーバーの PLL に供給されている基準クロックの質は、送信ジッターおよび受信ジッターに大きな影響を与えます。基準クロックからのジッターおよび位相ノイズは、これらのジッターを決定するのに重要な役割を果たします。特に位相ノイズを利用すると、時間ベースのジッター仕様では見落としてしまう可能性のあるさまざまな周波数コンポーネントを含めることができます。

このアンサーでは、使用されている PLL 設定別に、ザイリンクスが推奨する基準クロック位相ノイズの制限を示します。

ソリューション


使用している基準クロックにより、異なるマスクを適用する必要があります。次の表は、基準クロック位相ノイズの上限を示すマスク ポイントの一覧です。基準クロックがこれらのマスクを超えると、TX データに追加ジッターが現れるようになります。

7 シリーズ GTX および GTH トランシーバーの QPLL および CPLL の位相ノイズ マスクが次の表にまとめられています。7 シリーズ GTP トランシーバーに対しては、CPLL の表の値が位相ノイズ マスクになります。

QPLL :

基準クロック周波数 (MHz)

オフセット周波数での位相ノイズ (dBc/Hz)

10kHz

100kHz

1MHz

100.0

-126

-130

-134

125.0

-123

-129

-133

156.25

-122

-127

-132

250.0

-119

-126

-131

312.5

-115

-124

-130

625.0

-110

-116

-120

注記 :この表に目的の基準クロック レートがリストされていない場合は、それに一番近い基準クロック周波数の位相ノイズ マスクを使用してください。

CPLL :

基準クロック周波数 (MHz)

オフセット周波数での位相ノイズ (dBc/Hz)

10kHz

100kHz

1MHz

100.0

-126

-132

-136

125.0

-123

-131

-135

156.25

-121

-129

-133

250.0

-119

-126

-132

312.5

-116

-124

-131

625.0

-110

-119

-127

注記 : この表に使用する基準クロック レートがリストされていない場合は、それに一番近い基準クロック周波数の位相ノイズ マスクを使用してください。

アンサー レコード リファレンス

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
41613 7 シリーズ FPGA GTX/GTH トランシーバー - 既知の問題およびアンサー レコードのリスト N/A N/A
AR# 44549
日付 02/27/2013
ステータス アクティブ
種類 一般
デバイス 詳細 概略