UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 45061

AXI Bridge for PCI Express - ロケーション制約用のトランシーバーのインスタンス名

説明

このアンサーでは AXI Bridge for PCI Express の重要なコンポーネントのインスタンス名について説明します。

ソリューション


Virtex-6 および Spartan-6 デバイスには次のコンポーネント名がリストされています。
  • クロック コンポーネント : MMCM および PLL
  • PCI Express 統合ブロック
  • トランシーバー : GTX および GTP_DUAL

Virtex-6 FPGA
クロック供給 - MMCM_ADV
"*/pcie_clocking_i/mmcm_adv_i"

PCI Express 統合ブロック - PCIE_2_0
"*/pcie_2_0_i/pcie_block_i"

トランシーバー - GTXE1
"*/pcie_2_0_i/pcie_gt_i/gtx_v6_i/GTXD[0].GTX"
"*/pcie_2_0_i/pcie_gt_i/gtx_v6_i/GTXD[1].GTX"

Spartan-6 FPGA
クロッキング- PLL_BASE
"*_ep_inst/pll_base_i"

PCI Express 統合ブロック- PCIE_A1
"*_ep_inst/PCIE_A1"

トランシーバー- GTPA1_DUAL
"*/GT_i/tile0_gtpa1_dual_wrapper_i/gtpa1_dual_i"

改訂履歴
2011/11/30 - 初版

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
44972 AXI Bridge for PCI Express のよく寄せられる質問 (FAQ) N/A N/A
AR# 45061
日付 12/15/2012
ステータス アクティブ
種類 一般
IP
  • AXI PCI Express (PCIe)
このページをブックマークに追加