UPGRADE YOUR BROWSER
We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!
VC707 のシリコンを認識する方法は、(Xilinx Answer 37579) を参照してください。
VC707 でハードウェア問題をデバッグするにあたり、「Virtex-7 FPGA VC707 評価キット - ボード デバッグ チェックリスト」 (Xilinx Answer 51233) を参照してください。
VC707 に関するデザイン アドバイザリは、「Virtex-7 FPGA VC707 評価キットのデザイン アドバイザリのマスター アンサー」 (Xilinx Answer 53962) を参照してください。
VC707 ボード デバッグ チェックリストおよび VC707 デザイン アドバイザリ マスター アンサーは、ザイリンクス ボードおよびキットに関するすべての質問について記載された「ザイリンクス ボードおよびキット ソリューション センター」 (Xilinx Answer 43745) から抜粋したものです。
ボードおよびキットに関する問題
(Xilinx Answer 37579) | ザイリンクス評価キットに搭載されているデバイス - エンジニアリング サンプル (ES) かプロダクション シリコンかの判別 |
(Xilinx Answer 45380) | 開発ボード - ザイリンクス PCIe フォーム ファクター ボードの TI 電力システム空冷 |
(Xilinx Answer 43514) | 開発ボード - ボード上のデバイスが回路図と一致しない |
(Xilinx Answer 50596) | ザイリンクス評価キット - PCIe カード - PC テスト環境の CE の要件 |
(Xilinx Answer 50804) | VC707 - FMC2 ヘッダーの HB バス信号 |
(Xilinx Answer 53870) | Virtex-7 FPGA VC707 評価キット - USB ドライブがボックスに含まれない |
(Xilinx Answer 54022) | テキサス インスツルメンツ社から TI USB インターフェイス アダプター EVM を注文する方法 |
(Xilinx Answer 55805) | ザイリンクス評価キット - TI USB インターフェイス EVM を接続するとボードが動作しなくなる |
(Xilinx Answer 56811) | ザイリンクス評価キット - ボード上の TI 社製の電源コントローラーを工場出荷時のデフォルト値に再度プログラムする方法 |
(Xilinx Answer 59752) | Virtex-7 FPGA VC707 評価キット - PCB リビジョン間の違い |
(Xilinx Answer 61849) | 6 シリーズおよび 7 シリーズ ザイリンクス評価キット - Texas Instruments 社のパワー ソリューションに関する既知の問題およびリリース ノートのマスター アンサー |
(Xilinx Answer 66509) | 7 シリーズおよび UltraScale キット - ADI AD9625-2.5EBZ FMC カードの使用について |
(Xilinx Answer 67507) | ザイリンクス ボードおよびキット - 電源情報 |
資料に関する問題
アンサー | タイトル | 問題の発生したバージョン | 修正バージョン |
---|---|---|---|
(Xilinx Answer 47347) | Virtex-7 FPGA VC707 評価キット - MGTVCCAUX 電圧について | v1.0 | v1.1 |
(Xilinx Answer 50601) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.0) - 表 1-1 J37 FMC コネクタの記述が間違っている | v1.0 | v1.1 |
(Xilinx Answer 46963) | Virtex-7 FPGA VC707 評価キット - PCIe デザインの作成に関する PDF (XTP144) の emcclk LOC 制約が正しくない | ISE 13.4 | ISE 13.4 |
(Xilinx Answer 50110) | Virtex-7 FPGA VC707 - USER_CLOCK 差動ペアのマスター UCF (Rev 1.0) I/O 規格 | rev 1.0 | rev 2.0 |
(Xilinx Answer 51139) | VC707 UG885 (v1.0) - FPGA から LCD ヘッダーへの接続 | v1.0 | v1.1 |
(Xilinx Answer 52084) | Virtex-7 FPGA VC707 評価ボード ユーザー ガイド (UG885) - SFP+ モジュールの接続 | v1.1 | v1.2 |
(Xilinx Answer 52944) | UG885 (v1.1) - FPGA 用 VC707 評価ボード ユーザー ガイド - FMC コネクタに対し HA ペアが 2 度リストされている | v1.1 | v1.2 |
(Xilinx Answer 54085) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.1) の表 1-26 の方向押しボタン スイッチ | v1.1 | v1.2 |
(Xilinx Answer 54086) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.1) - 表 1-11 GTX インターフェイス接続が正しくない | v1.1 | v1.2 |
(Xilinx Answer 54209) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.2) - Linear BPI Flash Memory コンフィギュレーションの EMCCLK 設定が正しくない | v1.2 | v1.3 |
(Xilinx Answer 58481) | Virtex-7 FPGA AC707 評価キット - MGTVCCAUX の値 | rev 1.0 | UG885 に正しい記載あり rev 1.0 = 修正予定なし |
(Xilinx Answer 58658) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.3) の表 1-27 の FMC1 HPC 接続が不正 | v1.3 | v1.4 |
(Xilinx Answer 58912) | ボードおよびキット - ボード ファイルがザイリンクス ウェブサイトでブロックされる | ||
(Xilinx Answer 59548) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.3) - 表 1-27 の FMC1_HPC_HA23_P / _N FPGA ピン配置が間違っている | v1.3 | v1.4 |
(Xilinx Answer 63569) | 『Virtex-7 FPGA VC707 評価ボード ユーザー ガイド』 (UG885) v1.5 - USER_CLK_SDL / SCL の I2C アドレス | v1.5 | v1.6 |
(Xilinx Answer 66235) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.6.1) - 表 1-28 FMC HPC 接続のピン配置が正しくない | v1.6.1 | v1.7 |
(Xilinx Answer 66686) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.6.1) - FPGA U1 の GTX インターフェイス接続 | v1.6.1 | v1.7 |
(Xilinx Answer 67572) | Virtex-7 FPGA VC707 評価キット - UG885 (v1.7) - 表 1-5 に記載のフラッシュ アドレスに対する U1 ピンの誤記 | v1.7 | v1.7.1 |
PCI Express/IP に関する問題
(Xilinx Answer 40469) | 7 Series Integrated Block for PCI Express - Vivado 2012.4 および ISE 14.7 までのすべてのバージョンに対するリリース ノートおよび既知の問題 |
(Xilinx Answer 54643) | 7 Series Integrated Block for PCI Express - Vivado 2013.1 以降のバージョンのリリース ノートおよび既知の問題 |
(Xilinx Answer 59167) | MIG 7 Series DDR3 のデザイン アドバイザリ - DIMM インターフェイスのデータ レート仕様の変更とコンポーネント インターフェイスのデータ レートに関するアドバイザリ |
デザイン ツール関連の問題
(Xilinx Answer 40905) | 7 シリーズ - 7 シリーズ FPGA に関連した ISE 13.x ソフトウェアの既知の問題 |
(Xilinx Answer 44191) | 13.3 Kintex-7/Virtex-7 - ChipScope IBERT - KC705 または VC707 のボード コンフィギュレーション設定ファイルが原因でインプリメンテーション エラーが発生する |
(Xilinx Answer 45648) | Virtex-7、Kintex-7 - GTX IBERT で KC705 または VC707 のボード コンフィギュレーション設定を使用するとシステム クロックに間違った I/O 規格が選択される |
(Xilinx Answer 46253) | ChipScope IBERT - Virtex-6、Kintex-7、Virtex-7 - 速度 12MHz の USB ケーブルが正しく機能しない |
(Xilinx Answer 47816) | 7 シリーズ - 7 シリーズ FPGA に関連した ISE 14.x/Vivado 2012.2 Design Suite の既知の問題 |
(Xilinx Answer 50886) | 14.2/2012.2 スピード ファイル - 7 シリーズ GES/IES -2 デバイス用のパッチ |
(Xilinx Answer 50906) | Kintex-7 325T、410T、420T および Virtex-7 485XT プロダクション デバイスのデザイン アドバイザリ - GES とプロダクション デバイス間のビットストリーム互換性要件 |
(Xilinx Answer 52368) | 14.3/2012.3 スピード ファイル - 7 シリーズ GES -2 デバイス用のパッチ |
(Xilinx Answer 55931) | ザイリンクス評価キット - ザイリンクス評価キットのライセンス タイプ |
Answer Number | アンサータイトル | 問題の発生したバージョン | 修正バージョン |
---|---|---|---|
43750 | ザイリンクス ボードおよびキット ソリューション センター - 主な問題 | N/A | N/A |
Answer Number | アンサータイトル | 問題の発生したバージョン | 修正バージョン |
---|---|---|---|
37579 | ザイリンクス評価キットのデバイスはエンジニアリング サンプル (ES) かプロダクション シリコンか | N/A | N/A |
61849 | 6 シリーズおよび 7 シリーズ ザイリンクス評価キット - Texas Instruments 社のパワー ソリューションに関する既知の問題およびリリース ノートのマスター アンサー | N/A | N/A |
AR# 45382 | |
---|---|
日付 | 08/29/2016 |
ステータス | アクティブ |
種類 | 既知の問題 |
Boards & Kits |