AR# 45424

Virtex-6 FPGA GTH Transceiver Wizard v1.9 - VHDL サンプル デザインが正しくインプリメントされない

説明

このアンサーでは、Virtex-6 FPGA GTH Transceiver Wizard v1.9 を使用する際に発生する VHDL サンプル デザインの生成ーエラーについて説明します。

ソリューション

v1.9 のウィザードを使用して Virtex-6 FPGA GTH トランシーバーの VHDL デザインを生成すると、デザインがインプリメントされずに次のエラー メッセージが表示されます。

ERROR:HDLCompiler:69 - "C:\...\GTH_Transmitter\gth_transmitter_quad.vhd" Line 890: is not declared.

Verilog デザインを生成すると、正しくインプリメンテーションが完了します。この問題は、ISE 13.4 ソフトウェアに含まれている v1.10 で修正されています。
AR# 45424
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス
ツール
IP