UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 45646

13.1、13.2、13.3、13.4 Kintex-7、Virtex-7 - DATA_WIDTH が 32 ビットの GTX IBERT が動作しない

説明

DATA_WIDTH が 32 ビットの Kintex-7 または Virtex-7 FPGA GTX IBERT コアを使用すると、IBERT デザインが動作しません (GT がまったくリンクしません)。

ソリューション


この問題は次の状態で IBERT を使用しているユーザーにのみ影響します。
  • バージョン 13.1、13.2、13.3、または 13.4 の ISE デザイン ツールを使用している。
  • Kintex-7 または Virtex-7 デバイスをターゲットにしている。
  • IBERT コアを生成するとき 32 ビットの DATA_WIDTH が使用されている。

ソフトウエアのバージョンが 13.4 およびそれ以前のバージョンの場合、32 ビット バージョンのコアにタイミング制約が正しく書き込まれず、インプリメンテーション中にタイミングが満たされなくなります。このため、データ幅が 32 ビットの IBERT デザインでリンク エラーが発生します。

この問題を回避するには、コアを生成するときに 32 ビットのデータ幅を選択せず、40 ビットのデータ幅を使用します。この問題は ISE Design Suite 14.1 で修正される予定です。
AR# 45646
日付 05/19/2012
ステータス アクティブ
種類 既知の問題
デバイス
  • Virtex-7
  • Kintex-7
ツール
  • ChipScope Pro - 13.1
  • ChipScope Pro - 13.2
  • ChipScope Pro - 13.3
  • ChipScope Pro - 13.4
このページをブックマークに追加