UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 45656

45656 - 13.4 - Kintex-7 - GTX IBERT - ES シリコンを使用しているとき QPLL でライン レートが 8Gb/s に固定されない

説明


この問題は、次の条件で IBERT を使用する場合にのみ発生します。
  • 13.4 の ChipScope ツールで IBERT コアを生成
  • ES Kintex-7 デバイスを使用
  • QPLL で 8Gb/s ライン レートをターゲット

上記の条件が揃うと、QPLL がロックしません。

ソリューション

これは、13.4 ChipScope ツールの既知の問題です。この問題は、8Gb/s ライン レートでのみ発生するので、この段階での唯一の回避策は、8Gb/s 以外のレートを使用することです。この問題は、14.1 で修正される予定です。
AR# 45656
日付 05/19/2012
ステータス アクティブ
種類 既知の問題
デバイス
  • Kintex-7
ツール
  • ChipScope Pro - 13.4
このページをブックマークに追加