AR# 45704

Spartan-6 FPGA Integrated Block Wrapper for PCI Express (AXI) - v2.4 で修正された問題

説明

このアンサーには Spartan-6 FPGA Integrated Block v2.4 Wrapper for PCI Express で修正された問題がリストされています。これはこのバージョンのコアの readme.txt にもリストされています。これらの問題は、前のバージョンのコアからのアップデートにより修正されています。

ここに挙げられていない既知の問題や修正された問題については、(ザイリンクス アンサー 45702) を参照してください。

ソリューション


修正された問題
  • CR 622845 : cfg_err_posted 信号の変更がユーザー ガイドに反映されていませんでした。
  • CR 624052 : テスト選択がユーザー ガイドに反映されていませんでした。
  • CR 624245 : 図 6-25 および 6-26 に cfg_err インターフェイスのトランザクションが正しく表記されていませんでした。
  • CR 614643 : ユーザー ガイドで ACS が間違って参照されていました。
  • CR 624053 : ユーザー ガイドにパリティ ビット エラー イネーブル ビットが固定された t1'b0 であると記載されていませんでした。
  • CR 612526 : m_axis_rx_tuser ビットがユーザー ガイドでしっかりと定義されていませんでした。
  • CR 618973 : cfg_rd_en および cfg_pm_wake がユーザー ガイドで間違ってアクティブ Low としてリストされていました。


改訂履歴
2012/01/18 - 初版

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
45702 Spartan-6 FPGA Integrated Block for PCI Express - AXI インターフェイスのすべてのバージョンのリリース ノートおよび既知の問題 N/A N/A
AR# 45704
日付 05/20/2012
ステータス アクティブ
種類 リリース ノート
IP