UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 45953

7 シリーズ - HR (High Range) バンクのオンチップ終端

説明

7 シリーズの HR (High Range) バンクのオンチップ終端では DCI がサポートされていません。

HR バンクで使用できるオンチップ終端はありますか。

ソリューション

7 シリーズの HR バンク (GES 以降) では、外部抵抗の必要性を軽減することができる I/O 規格に対しキャリブレーションされていない入力終端がサポートされています。 

これは、『Spartan-6 SelectIO ユーザー ガイド』 (UG381) に記載されている Spartan-6 FPGA 内部入力終端と同じようなものです。

プルアップおよびプルダウン抵抗がパラレルになっている構造で、VCCO/2 レベルへのテブナンの等価抵抗となります。

IN_TERM 属性は NONE (デフォルト)、UNTUNED_SPLIT_40、UNTUNED_SPLIT_50、または UNTUNED_SPLIT_60 に設定することができます。IN_TERM はすべての SSTL および HSTL の I/O 規格でサポートされています。

AR# 45953
日付 09/04/2017
ステータス アクティブ
種類 一般
デバイス
  • Artix-7
  • Kintex-7
  • Virtex-7
  • Virtex-7 HT
このページをブックマークに追加