UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

このページをブックマークに追加

AR# 46122

13.4 以前 : ChipScope IBERT : Kintex-7/Virtex-7 - Analyzer の GUI で COMMON ブロックが正しい順序で表示されない

説明


この問題は、次の状況のユーザーに影響します。
  • ISE 13.4 よりも前のソフトウェアを使用している
  • Virtex-7 または Kintex-7 FPGA をターゲットにして ChipScope IBERT コアを使用している
  • 複数の QUAD を使用している

このような状況の場合、Analyzer の GUI では COMMON ブロックの QUAD の順序が逆に表示されます。

ソリューション

例 :

IBERT コアが QUAD 118 および 116 を使用して生成されました。Analyzer では、QUAD 118 の COMMON ブロックが QUAD 116 よりも前にリストされます。これは、カウンターが原因です。これにより、ChipScope IBERT コアの機能が影響を受けることはありません。この問題は、ISE 14.1 で修正される予定です。
AR# 46122
日付 05/19/2012
ステータス アーカイブ
種類 既知の問題
デバイス
  • Kintex-7
  • Virtex-7
ツール
  • ChipScope Pro - 13.1
  • ChipScope Pro - 13.2
  • ChipScope Pro - 13.3
  • ChipScope Pro - 13.4