AR# 46764

Spartan-6 FPGA ソリューション センター - デザイン アシスタント

説明


Spartan-6 FPGA デザイン アシスタントでは、Spartan-6 FPGA の推奨デザイン フローを利用し、クロック、デバイス、およびブロック RAM/FIFO デザインでよく発生する問題をデバッグします。デザイン アシスタントには、設計およびトラブルシューティングに関する有益な情報だけでなく、Spartan-6 FPGA を使用して効率的な設計を行うために参照する必要のある資料へのリンクも示します。

注記 : このアンサーは、Spartan-6 FPGA ソリューション センター (ザイリンクス アンサー 44744) の一部です。Spartan-6 FPGA ソリューション センターには、Spartan-6 デバイスに関連するすべての質問への回答が含まれています。Spartan-6 FPGA を含むデザインを新しく作成する場合、または問題をトラブルシュートする場合は、この Spartan-6 FPGA ソリューション センターから情報を入手してください。

ソリューション


まず、Spartan-6 FPGA デザインに関する質問またはトラブルシュートする必要のある問題が発生しているデザイン段階を選択します。これでデザインを進めていくのに必要な情報が表示されるようになります。

(ザイリンクス アンサー 46795) Spartan-6 FPGA 入門
(ザイリンクス アンサー 46739) Spartan-6 FPGA のデザイン
(ザイリンクス アンサー 46794) ボード レベルの注意事項
(ザイリンクス アンサー 46789) トラブルシューティング - クロッキング、デバイス、ブロック RAM/FIFO

* FPGA デザインのほかの部分をトラブルシュートする場合は、その他ソリューション センターの重要問題およびデザイン アシスタントを参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
44744 Spartan-6 FPGA ソリューション センター N/A N/A

関連アンサー レコード

AR# 46764
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス