UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 47400

Soft Error Mitigation Controller - Vivado 2012.1 PERIOD 制約が一番近いナノ秒に丸められる

説明


Version Found: v3.2
バージョン : v3.2 修正されたバージョンやその他の既知の問題は、(ザイリンクス アンサー 44541) を参照してください。

Vivado 2012.1 で生成される XDC ファイルのタイミング制約は一番近いナノ秒に丸められます。

ソリューション


XDC ファイルのタイミング制約は必ず確認してください。たとえば、クロック周波数を 70MHz にする場合に、create_clock のクロック周期制約が次のようになっているとします。
create_clock -name clk -period 15 [get_ports clk]

これは次のように変更します。
create_clock -name clk -period 14.286 [get_ports clk]

注記 :上記の「バージョン」は、問題が最初に発生したバージョンのことです。問題はそれより以前のバージョンでも発生していた可能性がありますが、古いバージョンではそれを検証するテストは実行されていませんでした。

改訂履歴
2012/05/08 - 初版
AR# 47400
日付 05/02/2012
ステータス アクティブ
種類 既知の問題
IP
  • Soft Error Mitigation
このページをブックマークに追加