UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 47459

SPI-4.2 v10.6 - ISE Design Suite 14.1 でのリリース ノートおよび既知の問題

説明

このアンサーは、ISE Design Suite 14.1 でリリースされた SPI-4.2 (POS-PHY L4) v10.6 コアのリリース ノートで、次の内容が記載されています。
  • 新機能
  • サポートされるデバイス
  • 修正された問題
  • 一般情報
  • 既知の問題

インストール手順、CORE Generator の一般的な問題、デザイン ツール要件は、『IP リリース ノート ガイド』を参照してください。
http://japan.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

ソリューション

新機能
  • ISE 14.1 をサポート

サポート デバイス
  • Virtex-4、Virtex-5、Virtex-6、Virtex-6L FPGA
修正点
  • (ザイリンクス アンサー 42573) - SPI-4.2 : 1.2 Gpbs のパフォーマンスで TSCLK をグローバル クロックとして使用している場合にタイミング エラーが発生する

既知の問題
  • Spartan-6 FPGA のサポートは ISE 12.4 から削除されています。
    説明 : SPI-4.2 コアを使用する場合、Spartan-6 デバイスをターゲットにすることはできません。
    回避策 : Virtex-6 CXT などのデバイスを代わりに使用します。(ザイリンクス アンサー 39106)
AR# 47459
日付 12/15/2012
ステータス アクティブ
種類 一般
IP
  • SPI-4 Phase 2 Interface Solutions
このページをブックマークに追加