UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 47613

Virtex-7 FPGA Gen3 Integrated Block for PCI Express v1.1 (Vivado 2012.1) - XSIM フローのサポート

説明


問題のあったバージョン : v1.1
修正されたバージョンおよびその他の既知の問題 : (ザイリンクス アンサー 47441) を参照

Virtex-7 FPGA Gen3 Integrated Block for PCI Express v1.1 コアを含むデザインのシミュレーションが、XSIM フローでサポートされません。

ソリューション

デフォルトの XSIM ツール フローは Vivado 2012.1 でサポートされていません。サンプル テストベンチでシミュレーションできるように、ユーザーは IP DSPORT テストベンチ ファイルをプロジェクトに手動で追加する必要があります。これは既知の問題であり、今後のコアのリリースで修正される予定です。

改訂履歴

2012/05/08 - 初版

注記 : 「問題のあったバージョン」とは、問題が最初に発見されたバージョンのことです。問題はそれより以前のバージョンでも発生していた可能性はありますが、以前のバージョンではそれを検証するテストは実行されていませんでした。

アンサー レコード リファレンス

マスター アンサー レコード

AR# 47613
日付 06/28/2012
ステータス アクティブ
種類 既知の問題
IP
  • Virtex-7 FPGA Gen3 Integrated Block for PCI Express (PCIe)
このページをブックマークに追加