AR# 47670

Virtex-7 FPGA Gen3 Integrated Block for PCI Express v1.1 (ISE 14.1 / Vivado 2012.1) - 仮想チャネル リソース制御レジスタの TC/VC マップ フィールドでリセット値が間違っている

説明


問題のあったバージョン : v1.1
修正されたバージョンおよび既知の問題 : (ザイリンクス アンサー 47441) を参照してください。

仮想チャネル リソース制御レジスタの TC/VC マップ フィールドが PCIe Base 仕様 3.0 にある値 8'hFF ではなく、8'h01 に間違ってリセットされます。

ソリューション


この問題は既知の問題であり、今後のリリースで修正される予定です。

注記: [バージョン] 列は、問題が最初に発生したバージョンがリストされます。問題はそれより以前のバージョンでも発生していた可能性がありますが、古いバージョンではそれを検証するテストは実行されていませんでした。

改訂履歴
2012/05/08 - 初版

アンサー レコード リファレンス

マスター アンサー レコード

AR# 47670
日付 05/20/2012
ステータス アクティブ
種類 既知の問題
IP