AR# 50092

14.1 EDK - Clock Generator 4.03a で無効な HDL が生成される

説明

Clock Generator が CLKOUT5_BUF = TRUE に設定されていると、次のエラー メッセージが表示されます。
ERROR:HDLCompiler:69 - "/proj/xhd_edk_tools/users/jaipalr/EDK/reg/hdl_error/2/hdl/elaborate/clock_generator_0_v4_03_a/hdl/vhdl/clock_generator.vhd" Line 676: <sig_mmcm0_false> is not declared.
ERROR:HDLCompiler:854 - "/proj/xhd_edk_tools/users/jaipalr/EDK/reg/hdl_error/2/hdl/elaborate/clock_generator_0_v4_03_a/hdl/vhdl/clock_generator.vhd" Line 61: Unit <structure> ignored due to previous errors.
ERROR:EDK:546 - Aborting XST flow execution!
INFO:EDK:2246 - Refer to
/proj/xhd_edk_tools/users/jaipalr/EDK/reg/hdl_error/2/synthesis/system_clock_
generator_0_wrapper_xst.srp for details
Running NGCBUILD ...
INFO:EDK:3509 - NCF files should not be modified as they will be regenerated.
If any constraint needs to be overridden, this should be done by modifying
the data/system.ucf file.
Rebuilding cache ...
ERROR:EDK:440 - platgen failed with errors!
make: *** [implementation/system_proc_sys_reset_0_wrapper.ngc] Error 2
Done!

ソリューション


これは Clock Generator IP の既知の問題で、14.2 で修正される予定です。

回避策として、バージョンを 13.4 に戻すか、または古いバージョンの Clock Generator コアをデザインに組み込みます。
AR# 50092
日付 11/13/2012
ステータス アクティブ
種類 一般
ツール
IP