UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 50514

配線 - [Place & Route] プロセスの配線のフェーズ 6 でエラーが発生する

説明

ISE デザインが配線中に次の段階でエラー メッセージなしでクラッシュします。

Phase  6  : 0 unrouted; (Setup:4712, Hold:1838, Component Switching Limit:0)     REAL time: 3 mins 1 secs
Process "Place & Route" failed


ソリューション

この場合、UCF に含まれる一部の RLOC 制約が原因であることがわかっています。

UCF からそれらの行を削除すると、ツールが完了します。 

この問題は、ISE 14.3 で修正されています。


AR# 50514
日付 07/31/2014
ステータス アクティブ
種類 一般
ツール
  • ISE Design Suite - 14
このページをブックマークに追加