UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 51007

KC705 - 回路図 - KC705 のジッター減衰器は Si5324 か Si5326 か

説明

Kintex-7 FPGAKC705 評価キットの回路図の U70 はSilicon Labs の Si5324C-C-GM デバイスになっています。しかし、このデバイスからのネット名には「SI5326_SDA」など、Si5326 が使用されています。KC705 には実際にはどのジッター減衰器が使用されているのでしょうか。

ソリューション


Kintex-7 FPGA KC705 のジッター減衰器は Silicon Labs の Si5324 Precision Clock Multiplier / Jitter Attenuator です。

回路図に表示されているデバイス Si5324 が正しいのですが、ネット名には Si5326 が使用されていて、これは既知の問題です。

UG810 『KC705 Evaluation Board for Kintex-7 FPGA User Guide』 (v1.2) には、ネット名を除き、「Si5324」が使用されており、この情報が最新であり正確です。
AR# 51007
作成日 11/01/2012
最終更新日 11/28/2012
ステータス アクティブ
タイプ 一般
Boards & Kits
  • Kintex-7 FPGA KC705 Evaluation Kit