AR# 51779

Zynq-7000 SoC - サンプル デザインおよびテクニカル ヒント

説明

このアンサーは、Zynq-7000 SoC で現在使用可能なサンプル デザインおよびテクニカル ヒントをリストしています。

サンプル デザインはアンサーに添付されており、またアンサーの本文には Zynq-7000 デバイスで特定の機能をテストするための技術情報が記載されています。コードの抜粋、スナップショット、図、またはザイリンクス ツールの特定バージョンでインプリメントされたデザインなどが含まれています。今後のザイリンクス ツール リリースにアップデートし、サンプル デザインを必要に応じて修正することも可能です。これらのサンプル デザインに対するサポートには制限があります。

注記: このアンサーは、ザイリンクス Zynq-7000 SoC ソリューション センター (Xilinx Answer 52512) の一部です。ザイリンクス Zynq-7000 SoC ソリューション センターには、Zynq-7000 SoC に関する質問が集められています。Zynq-7000 SoC を含むデザインを新しく作成する場合、または問題をトラブルシュートする場合は、このザイリンクス Zynq-7000 SoC ソリューション センターから情報を入手してください。

ソリューション

AXI インフラストラクチャに関する主なアンサー

(Xilinx Answer 47406) Zynq-7000 サンプル デザイン - マスター AXI GP を使用して AXI スレーブにアクセスするための CPU スループット
(Xilinx Answer 47266) Zynq-7000 サンプル デザイン - マスター AXI GP を使用して AXI スレーブにアクセスする際の CPU レイテンシ
(Xilinx Answer 50826) Zynq-7000 サンプル デザイン - ブロック RAM から OCM へのキャッシュ コヒーレントの CDMA 転送

PS および PL ペリフェラルに関する主なアンサー

(Xilinx Answer 51786) Zynq-7000 サンプル デザイン - ZC702 での MIO GPIO LED、EMIO GPIO LED、AXI GPIO LED の点滅
(Xilinx Answer 46880) Zynq-7000 Example Design - Linear QSPI Performance (Max Effective Throughput)
(Xilinx Answer 50572) Zynq-7000 サンプル デザイン - PL で生成された割り込みの処理
(Xilinx Answer 54171) Zynq-7000 Example Design: Execute-in-place (XIP) on QSPI flash.

ネットワークに関する主なアンサー

(Xilinx Answer 51616) Zynq-7000 サンプル デザイン - EMIO を介した GMII イーサネット

プロセッサに関する主なアンサー

(Xilinx Answer 50869) Zynq-7000 サンプル デザイン - PS UART を使用して「Hello World」を出力するために MicroBlaze プロセッサを使用

ブートおよびコンフィギュレーションに関する主なアンサー

(Xilinx Answer 46913) Zynq-7000 サンプル デザイン - DEVCFG の Linux ドライバーを使用した PL のプログラム

主なテクニカル ヒント


関連資料
『Zynq-7000 SoC テクニカル リファレンス マニュアル』
『Zynq-7000 SoC コンセプト、ツール、およびテクニカル ガイド』
『Zynq-7000 SoC ソフトウェア開発者向けガイド』

役立つリンク

ザイリンクスで行われているオープン ソース プロジェクトのコミュニティでの技術情報および共同プロジェクトについては、 次を参照してください。 http://wiki.xilinx.com/.
エンベデッド プロセッシング プラットフォームについては、http://japan.xilinx.com/products/boards_kits/zynq-7000.htm をご覧ください。

AR# 51779
日付 06/21/2018
ステータス アクティブ
種類 ソリューション センター
デバイス
ツール
Boards & Kits