UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 53061

14.3 EDK、DDRx - 「ERROR: tCK(avg) maximum violation by 33.335938 ps」というエラー メッセージが表示される

説明


AXI DDR IP を含む XPS Base System Builder デザインをシミュレーションすると、シミュレータのコンソールに次のような tck エラー メッセージが表示されます。

"system_tb.inst_ddr_00.main: at time 76820837.0 ps ERROR: tCK(avg) maximum violation by 33.335938 ps"

どうすれば回避できますか。

ソリューション


このエラーは、DDR3 デバイスを駆動するクロック周波数が DDR3 JEDEC 仕様の 303 MHz を下回ると発生します。

ddr3_jedec_spec.jpg
ddr3_jedec_spec.jpg


多くの Base System Builder プロジェクトでこれが 300 MHz に設定されるため、tck エラーになります。

IP ではこのマージンは使用できるので、シミュレーションではこのエラーは無視できます。
AR# 53061
日付 11/26/2012
ステータス アクティブ
種類 一般
ツール
  • EDK - 14.3
  • EDK - 14.2
  • EDK - 14.1
IP
  • AXI Spartan-6 FPGA DDRX Memory Controller
このページをブックマークに追加