UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 54168

2.02a IBERT - 設定によっては 2000T FHG1761 GTX で IBERT コアが生成できない

説明

IBERT Wizard v2.02a での次のようにいっしょに設定されている場合、コアが正しく生成されません。

1) ターゲット デバイスが FHG1761 パッケージの Virtex-7 2000T である。

2) 外部クロックがウィザードの最初のページで選択されていない。

3) ウィザードの 2 ページ目で基準クロックが 100MHz に選択されている。

4) 基準クロックがクアッド 119 から供給されている refclk1 である。

5) IBERT が TX および RX に対しクアッド 119 (X0Y35) を使用するように設定されている。

ソリューション

これは IBERT 2.02a の既知の問題で、今後のバージョンで修正される予定です。

AR# 54168
作成日 02/06/2013
最終更新日 10/01/2013
ステータス アクティブ
タイプ 既知の問題
デバイス
  • Virtex-7
IP
  • 7 シリーズ GTX 用 ChipScope Pro IBERT