UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 54878

LogiCORE IP AXI Video Direct Memory Access - スループット/バンド幅の制限について

説明

AXI VDMA 自体からスループットおよびスロットル問題が発生します (たとえば、インターコネクトがトランザクションを待機中にアイドル状態になっているのに、AXI VDMA のストリーム側でスロットルが発生するなど)。

何が問題ですか。

ソリューション

このコアには、ストリーム側のクロックがメモリ マップ側のクロックよりも速い場合にスループットにかなり悪影響がでるという既知の制限 (実際には AXI VDMA が構築される AXI Datamover の制限) があります。

メモリ マップ側のクロック (AXI Lite クロック以外) が少なくともストリーム側のクロックよりも速くなるようにしてください。

アンサー レコード リファレンス

マスター アンサー レコード

AR# 54878
作成日 03/12/2013
最終更新日 04/12/2013
ステータス アクティブ
タイプ 一般
IP
  • Video DMA
  • AXI Video Direct Memory Access
  • AXI ビデオ DMA