UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 55129

MIG 7 Series QDRII+ - バースト長 (BL) = 2、データ幅 = 18 という設定のデザインの Cypress メモリ モデルでシミュレーション エラーが発生する

説明

問題の発生したバージョン : v1.5
修正バージョン : (ザイリンクス アンサー 45195) および (ザイリンクス アンサー 54025) を参照

BL=2、DATA_WIDTH=18 という設定の MIG QDRII+ デザインのシミュレーションに Cypress のメモリ モデルを使用すると、キャリブレーション中にウォッチドッグ タイマー エラーが発生します。

ソリューション

これは Cypress BL2 メモリ モデルでの既知の問題で、CY7C25442KV18.v を次のように変更すると回避できます。

変更前 :

always @(posedge IoutClk)
  begin
    if (rpen_o_o == 0)
      chip_oe = `tchz 1;
    else
      chip_oe = `tchz 0;
  end

変更後 :

always @(posedge IoutClk)
  begin
    if (rpen_o == 0)
      chip_oe = `tchz 1;
    else
      chip_oe = `tchz 0;
  end

改訂履歴
2013/04/03 - 初版

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
54025 MIG 7 Series - Vivado の IP リリース ノートおよび既知の問題 N/A N/A
AR# 55129
日付 10/15/2014
ステータス アクティブ
種類 既知の問題
デバイス
IP
このページをブックマークに追加