UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 56681

LogiCORE IP DisplayPort v4.0, Virtex-7 GTH - DisplayPort コアが非プロジェクト フローで正しく合成されない

説明

GTH をターゲットにしている場合、非プロジェクト フローを使用していると DisplayPort v4.0 コアが正しく合成されません。 

プロジェクトが開いている場合は、問題なく合成されます。

DisplayPort コアは、getProjectDevice を使用してデザインで GTX または GTH のどちらを使用するかを選択します。

そのため、プロジェクトがない場合、スクリプトで常にデフォルトの GTX が選択されます。

ソリューション

この問題は、このコアの次のバージョンで修正される予定です。

GTH トランシーバーをターゲットにしている DisplayPort コアをインプリメントする場合は、プロジェクト フローを使用してください。

Vivado LogiCORE IP DisplayPort のリリース ノートおよび既知の問題は (ザイリンクス アンサー 54522) を参照してください。

改訂履歴
2013/7/3 - 初版

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
54522 LogiCORE IP DisplayPort - Vivado 2013.1 およびそれ以降のバージョンのリリース ノートおよび既知の問題 N/A N/A
AR# 56681
日付 08/26/2014
ステータス アーカイブ
種類 一般
IP
  • DisplayPort
このページをブックマークに追加