ザイリンクス ソリューション センター

シミュレーション ソリューション センターには、シミュレーションに関する質問が集められています。Vivado シミュレータで新しくデザインを開始する場合、またはシミュレーションでの問題をトラブルシュートする場合は、シミュレーション ソリューション センターから正しい情報を入手してください。

デザイン アシスタント

ザイリンクス シミュレーション ソリューション センター - デザイン アシスタント

このデザイン アシスタントでは、シミュレーションで推奨されるデザイン フローと、よく発生する問題をデバッグする方法を示します。デザイン アシスタントには、有益な設計およびトラブルシューティングに関する情報だけでなく、Vivado とサポートされるサードパーティ シミュレータを使用して効率的な設計を行うために参照する必要のある資料へのリンクも示します。

注記 : このアンサーは、ザイリンクス シミュレーション ソリューション センター (Xilinx Answer 58795) の一部です。ザイリンクス シミュレーション ソリューション センターには、シミュレーションに関する質問を解決するのに役立つ情報が掲載されています。 Vivado シミュレータで新しくデザインを開始する場合、またはサポートされるサードパーティ シミュレータを使用した場合の問題をトラブルシュートするには、Vivado シミュレータ ソリューション センターから情報を入手してください。
次のリストから適切なカテゴリを選択し、検索を絞り込みます。これにより、シミュレーション デザイン アシスタントから設計を進めていくために必要な情報を入手できます。

Vivado シミュレーション フロー Xilinx Answer 58799
ザイリンクス Vivado シミュレータに関連する問題 : ビヘイビアー シミュレーション、論理シミュレーション、タイミング シミュレーション、波形データベースの問題など
 
言語サポート - Xilinx Answer 58881
シミュレータ言語オプションに関する問題 : RTL-VHDL/Verilog/SystemVerilog および混合言語の使用など
 
シミュレーション ライブラリXilinx Answer 58801
ザイリンクス シミュレーション ライブラリに関する問題 : Unisim、Simprim、Xilinxcorelib、Unifast、Unimacro、および SecureIP、ライブラリのコンパイル (compile_simlib)、システム レベル シミュレーションなど
 
サードパーティ シミュレータを使用したシミュレーション - Xilinx Answer 58800
ザイリンクスでサポートされるサードパーティ ツールに関連する問題 : Modelsim/Questasim、Cadence IES、Synopsys VCS/VCS-MX および Aldec Riviera Pro/Active HDL
 
IP シミュレーション - Xilinx Answer 58884
IP シミュレーション モデル、シミュレーション ファイルの取得などに関連する問題、IP シミュレーション中に発生する一般的なエラー/問題
 
Tcl シミュレーション コマンド - Xilinx Answer 58885
VCD コマンド、SAIF コマンド、強制信号、ブレークポイントなど Vivado シミュレータと共に使用するさまざまな Tcl コマンドに関連する問題


資料

ザイリンクス シミュレーション ソリューション センター - 資料

Vivado シミュレータを使用する場合は、次の資料を参照してください。

注記 : 注記 : このアンサーはザイリンクス Vivado シミュレータ ソリューション センター (Xilinx Answer 58795) の一部です。 

ザイリンクス Vivado シミュレータ ソリューション センターには、Vivado シミュレータ に関する質問を解決するのに役立つ情報が掲載されています。Vivado シミュレータでデザインを新しく作成する場合、または問題をトラブルシュートする場合は、Vivado シミュレータ ソリューション センターから情報を入手してください。


ビデオ (強く推奨) :


ロジック シミュレーション

http://japan.xilinx.com/video/hardware/logic-simulation.html

ロジック シミュレーションでの複数のシミュレーション セットの使用

http://japan.xilinx.com/video/hardware/using-vivado-logic-simulator-for-multiple-sim-sets.html

Vivado での Cadence IES を使用したシミュレーション

http://japan.xilinx.com/video/hardware/simulating-with-cadence-ies-in-vivado.html

Vivado での Synopsys VCS を使用したシミュレーション

http://japan.xilinx.com/video/hardware/simulating-with-synopsys-vcs-in-vivado.html

Vivado での Synopsys VCS を使用した Zynq BFM デザインのシミュレーション

http://japan.xilinx.com/video/hardware/simulating-zynq-bfm-synopsys-vcs-vivado.html

Vivado での Synopsys VCS を使用した MicroBlaze デザインのシミュレーション

http://japan.xilinx.com/video/hardware/simulating-microblaze-synopsys-vcs-vivado.html


ユーザー ガイド :


2015.4 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.4;d=ug900-vivado-logic-simulation.pdf

2015.3 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.3;d=ug900-vivado-logic-simulation.pdf

2015.2 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.2;d=ug900-vivado-logic-simulation.pdf

2015.1 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.1;d=ug900-vivado-logic-simulation.pdf

2014.4 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.4;d=ug900-vivado-logic-simulation.pdf

2014.3 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.3;d=ug900-vivado-logic-simulation.pdf

2014.2 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.2;d=ug900-vivado-logic-simulation.pdf

2014.1 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.1;d=ug900-vivado-logic-simulation.pdf

2013.4 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2013.4;d=ug900-vivado-logic-simulation.pdf

2012.4 『Vivado Design Suite ユーザー ガイド : ロジック シミュレーション』 (UG900)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2012.4;d=ug900-vivado-logic-simulation.pdf


チュートリアル :


2015.4 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.4;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2015.3 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.3;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2015.2 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.2;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2015.1 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.1;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2014.4 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.4;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2014.3 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.3;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2014.2 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.2;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2014.1 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2014.1;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2013.4 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2013.4;d=ug937-vivado-design-suite-simulation-tutorial.pdf

2012.4 『Vivado Design Suite チュートリアル : ロジック シミュレーション』 (UG937)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2012.4;d=ug937-vivado-design-suite-simulation-tutorial.pdf


リファレンス ガイド :


2015.4 『Vivado Design Suite Tcl コマンド リファレンス ガイド』 (UG835)

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.4;d=ug835-vivado-tcl-commands.pdf

2015.4 『Vivado Design Suite ユーザー ガイド : IP を使用した設計』 (UG896) →第 2 章「IP の基礎」→「IP のシミュレーション」

http://japan.xilinx.com/cgi-bin/docs/rdoc?v=2015.4;d=ug896-vivado-ip.pdf


アプリケーション ノート :


『効率的なテストベンチの記述』 (XAPP199)

http://japan.xilinx.com/cgi-bin/docs/ndoc?t=application_notes;d=xapp199.pdf


主な問題

ザイリンクス シミュレーション ソリューション センター - 重要な問題

次のアンサーには、Vivado シミュレータの既知の問題およびよく寄せられる質問へのリンクが含まれています。

注記 : このアンサーは、ザイリンクス シミュレーション ソリューション センター (Xilinx Answer 58795) の一部です。ザイリンクス シミュレーション ソリューション センターには、シミュレーションに関する質問が集められています。Vivado シミュレータでデザインを新しく作成する場合、またはサポートされるサードパーティ シミュレータを使用して問題をトラブルシュートする場合は、ザイリンクス シミュレーション ソリューション センターから正しい情報を入手してください。


既知の問題
(Xilinx Answer 63956) 2015 Vivado シミュレータ - 既知の問題
Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
63956 2015.x Vivado シミュレータ - 既知の問題 N/A N/A