UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 60258

Artix-7 GTP - 隣接するクワッドへの基準クロック配線により配置エラーが発生する

説明

隣接するクワッドからの基準クロックを手動で配せインすると、次のようなエラー メッセージが表示されます。

[Place 30-512] Clock region assignment has failed. Clock buffer 'gtwizard_0_support_i/gt_usrclk_source/ibufds_instq1_clk0' (IBUFDS_GTE2) is placed at site IBUFDS_GTE2_X1Y0 in CLOCKREGION_X1Y0.
Its loads need to be placed in the area enclosed by clock regions CLOCKREGION_X1Y0 and CLOCKREGION_X1Y0. One of its loads 'gtwizard_0_support_i/common0_i/gtpe2_common_i' (GTPE2_COMMON) is placed in site GTPE2_COMMON_X0Y0 in CLOCKREGION_X0Y0 which is outside the permissible area.

ソフトウェアにより、GTP 基準クロックの配線にファブリック クロック領域が不正に使用されます。

ソリューション

これは既知の問題で、2014.2 リリースで修正されています。


AR# 60258
日付 12/10/2014
ステータス アクティブ
種類 一般
デバイス
このページをブックマークに追加