UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 61356

MIG 7 Series - Artix-7 CSG235 には HR バンクしか含まれないのに、MIG バンク選択のページにはバンク 34 が HP として表示される

説明

問題の発生したバージョン : MIG 7 Series v2.1
修正バージョン : (ザイリンクス アンサー 54025) を参照


『7 シリーズ FPGA パッケージおよびピン配置仕様』 (UG475) によると、Artix-7 CSG235 デバイスには HP バンクはありませんが、MIG の [Bank Selection] ページにはバンク 34 が HP と表示されます。

MIG では HP バンクに DCI I/O 規格がデフォルトで使用されるため、バンク 34 をターゲットしていると不正な XDC 制約が生成されます。

ソリューション

これは既知の問題で、HP バンク 34 の選択を解除して左側の列の HR バンクを選択すると回避できます。

バンク 34 が必要な場合は、I/O 制約を XDC で手動で修正する必要があります。

注記 : この問題が修正されるまで、8 ビット幅のインターフェイスしか生成できません。

サポートが必要な場合は、ウェブケースを開いてザイリンクス テクニカル サポートにご連絡ください。

改訂履歴

2014/07/15 - 初版


アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
54025 MIG 7 Series - Vivado の IP リリース ノートおよび既知の問題 N/A N/A
AR# 61356
日付 07/15/2014
ステータス アクティブ
種類 既知の問題
デバイス
ツール
IP
このページをブックマークに追加